Микросхема интегрального таймера NE555, разработанная еще в 1972 году, является одной из легендарных микросхем в электронике, не утративших свою актуальность и в наше время. Разработчиком микросхемы NE555 был Ганс Р. Камензинд, на тот момент сотрудник фирмы Signetics. Позднее микросхема NE555 послужила основой для создания сдвоенных (IN556N) и счетверенных (IN558N) таймеров.



Впервые упоминание микросхемы NE555 в советской радиотехнической литературе появилось в 1975 году в журнале «Электроника». Лишь в конце 80-х был разработан отечественный аналог NE555 – микросхема таймера КР1006ВИ1. В промышленности же отечественная микросхема применялась при создании видеомагнитофона «Электроника ВМ12». На мировом радиотехническом рынке также существовало огромное количество аналогов NE555. Все они выпускаются в корпусе DIP8, а также в малогабаритном SOIC8.



Схема электрическая принципиальная микросхемы интегрального таймера NE555 показана ниже. В состав микросхемы входит более 20 транзисторов. Основные технические характеристики микросхемы NE555:
- напряжение питания 4,5…18В;
- максимальный выходной ток 200мА;
- потребляемый ток до 206 мА.



Интегральный таймер КР1006ВИ1 является полным аналогом NE555, поэтому рассматривать функциональную схему NE555 будем на примере КР1006ВИ1.



Среди функциональных блоков выделяют RS-триггер (DD1), компараторы (DA1 и DA2), выходной усилительный каскад, построенный по двухтактной схеме, и дополнительный транзистор VT3. Назначение транзистора VT3 –сброс времязадающего конденсатора при использовании микросхемы в качестве генератора. Сброс триггера происходит при подаче логического единицы (Uпит/2…Uпит) на вход R. Если триггер сброшен, то на выходе микросхемы (выв. 3) присутствует низкий уровень напряжения (транзистор VT2 открыт).

Работа триггера основывается на следующем принципе: триггер «установлен» - на выходе логическая единица (на инверсном логический ноль), триггер «сброшен» - на выходе логический ноль (на инверсном логическая единица).

По функциональной схеме микросхемы трудно понять в чем же она уникальна. Вся оригинальность заключается в способе управления триггером, а именно формировании управляющих сигналов. Управляющие сигналы формируются на компараторах DA1 и DA2, на один из входов которых подана опорное напряжение. Чтобы сформировать управляющие сигналы необходимо получить на входах триггера (выходах компараторов) сигналы высокого уровня.

Для запуска таймера необходимо подать на вход Uзап (выв. 2) напряжение в пределах 0…1/3Uпит. Этот сигнал вызовет срабатывание триггера и на выходе сформируется сигнал высокого напряжения. Сигнал больше чем 1/3Uпит не вызовет каких-либо изменений в состоянии микросхемы, т.к. опорное напряжения для компаратора DA2 составляет 1/3 Uпит.

Останов таймера происходит при сбросе триггера. Для этого напряжение на входе Uпор (выв. 6) должно превысить 2/3Uпит (опорное напряжение для компаратора DA1 составляет 2/3Uпит). При сбросе на выходе микросхемы устанавливается сигнал низкого уровня и разряд времязадающего конденсатора.

Регулировка опорного напряжения может производиться путем подключения дополнительного сопротивления или источника питания к выводу 5 микросхемы.




Всего комментариев: 0



Добавлять комментарии могут только зарегистрированные пользователи.
[ Регистрация | Вход ]


Новости сайта ukrelektrik.com


Последние статьи ukrelektrik.com


Последние ответы на форуме ukrelektrik.com